|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
關(guān)于SAA7111的HS正負沿可編程延遲問題 |
| 作者:jiandan1 欄目:數(shù)字廣電 |
關(guān)于SAA7111的HS正負沿可編程延遲問題:需要HS的輸出信號和HREF(配置為水平有效輸出)占空比一致,但HS的上升沿要超前HREF上升沿6個2/LLC時間。請問該怎么配置寄存器?粗調(diào)和細調(diào)是怎么理解的?是不是細調(diào)就是把粗調(diào)的步進值由8LLC改變成2LLC?請高手路過釋疑一下,不勝感激!謝謝! HREF _______/--------\__ HS _____/---------\__ 6*2/LLC | | |
|
|
| 免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |