|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
NND,再問SPI時序問題 |
| 作者:eaglewing 欄目:ARM技術(shù) |
根據(jù)我的理解,對于74HC595來說,數(shù)據(jù)是在SCK時鐘的上升沿移入移位寄存的。 而ZLG所給例子的SPI時鐘卻是下降沿被移入寄存的(CPOL=1,CPHA=0)。 這樣不會出現(xiàn)邏輯混亂嗎?今天本想單步調(diào)試看看輸入輸出的情況,可是EASYJTAG怎么也連不上了。說是什么是連接錯誤,F(xiàn)T! 難道SPI時鐘極性可以隨便設(shè)置嗎?不是根據(jù)所連器件支持的時鐘進(jìn)行選擇嗎? 請知道的大俠告為小弟指點(diǎn)迷津! |
|
|
| 免費(fèi)注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |