|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
為什么要在AD轉(zhuǎn)換的輸入端加下拉電阻? |
| 作者:比目魚 欄目:技術(shù)交流 |
| 2樓: | >>參與討論 |
| 作者: shiaf 于 2005/8/30 9:45:00 發(fā)布:
降低輸入阻抗 |
|
| 3樓: | >>參與討論 |
| 作者: 吳明詩 于 2005/8/30 9:47:00 發(fā)布:
可以適當(dāng)?shù)慕档托┰胍,畢竟輸入阻抗很?br> |
|
| 4樓: | >>參與討論 |
| 作者: 比目魚 于 2005/8/30 9:56:00 發(fā)布:
為什么要降低輸入阻抗? |
|
| 5樓: | >>參與討論 |
| 作者: 吳明詩 于 2005/8/30 10:03:00 發(fā)布:
噪音的電壓可能不低,但它的內(nèi)阻大 降低輸入阻抗的可以使噪音影響降小,電阻分壓了 |
|
| 6樓: | >>參與討論 |
| 作者: 比目魚 于 2005/8/30 10:17:00 發(fā)布:
謝謝!謝謝! |
|
| 7樓: | >>參與討論 |
| 作者: 比目魚 于 2005/8/30 10:18:00 發(fā)布:
一般下拉電阻選用多大阻值的合適? |
|
| 8樓: | >>參與討論 |
| 作者: 吳明詩 于 2005/8/30 10:41:00 發(fā)布:
不好說,弄個(gè)幾百的差不多吧 |
|
| 9樓: | >>參與討論 |
| 作者: 赤鑄 于 2005/8/30 11:37:00 發(fā)布:
下拉電阻? 好像一般數(shù)字電路才這么說 模擬電路通常就叫接地電阻,一般可能是 1. 采樣電阻,例如用AD直接采樣4-20MA電流時(shí),通常加250ohm電阻 2. 直流偏置通路,因?yàn)榍懊婕恿烁糁彪娙?br>3. 阻抗匹配,優(yōu)化交流性能或增強(qiáng)抗干擾能力 |
|
| 10樓: | >>參與討論 |
| 作者: cby981541 于 2005/8/30 15:53:00 發(fā)布:
AD的輸入加下拉電阻=降低輸入阻抗,一般輸入阻抗越高越好。 我不知道為什么要這么做,不可能是阻抗匹配吧? |
|
| 11樓: | >>參與討論 |
| 作者: 赤鑄 于 2005/8/31 2:07:00 發(fā)布:
模擬電路也有阻抗匹配的問題 例如,信號(hào)通過長線傳輸或變壓器耦合時(shí) |
|
| 12樓: | >>參與討論 |
| 作者: jeremyzhao 于 2005/8/31 8:07:00 發(fā)布:
我覺得 主要是分流保護(hù)及抗干擾。 如果輸入阻抗太高,那很小的干擾可能造成輸入較大的波動(dòng),影響結(jié)果。加接地電阻可減少串?dāng)_。 另一個(gè)功能是保護(hù),如果模擬輸入直接與外界連接,可能因?yàn)殪o電等因素產(chǎn)生瞬時(shí)較大電壓,加1電阻可達(dá)到保護(hù)芯片的目的。 |
|
| 13樓: | >>參與討論 |
| 作者: xingbada 于 2005/8/31 9:14:00 發(fā)布:
一,保護(hù),二,抗噪,三,輸入匹配 一,保護(hù),二,抗噪,三,輸入匹配,四,提高采樣精度, |
|
| 14樓: | >>參與討論 |
| 作者: lipeng1981 于 2005/8/31 16:21:00 發(fā)布:
提高采樣精度。一般會(huì)使100K |
|
| 15樓: | >>參與討論 |
| 作者: martial 于 2006/6/2 10:21:00 發(fā)布:
如果擔(dān)心噪聲產(chǎn)生瞬時(shí)電壓過高的話用穩(wěn)壓管或TVS行不行? |
|
|
|
| 免費(fèi)注冊(cè)為維庫電子開發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號(hào) |