|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
請問? |
| 作者:jamesfei 欄目:EDA技術(shù) |
請問各位高手:FPGA和CPLD主要有什么區(qū)別,是在時虛上的區(qū)別么?可以具體的指教一下么?為什么在做I2C設(shè)計(jì)的時候,選擇基于CPLD而不是FPGA,哪位高手可以指點(diǎn),謝謝 |
| 2樓: | >>參與討論 |
| 作者: zcs_1 于 2006/4/3 15:31:00 發(fā)布:
和很多因素有關(guān) 首先二者工藝不同,可能會決定價格的差異, 其次規(guī)模不同,如果設(shè)計(jì)很簡單cpld首選 另外處理速度上和應(yīng)用有關(guān), |
|
|
|
| 免費(fèi)注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |