|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
全局時鐘的作用?? |
| 作者:caozltao 欄目:EDA技術(shù) |
大家好! 我現(xiàn)在用單片機去寫入和讀取FPGA里面的RAM內(nèi)部數(shù)據(jù),F(xiàn)PGA和單片機用兩個不同的時鐘供給,能否正確讀取和寫入?是不是FPGA的全局時鐘要跟的上單片機的時鐘或需要跟它同步才可以?即FPGA是慢速(相對于單片機的時鐘)的,時鐘的匹配問題和讀寫時序有哪些考慮? FPGA里面的全局時鐘的大小對RAM的讀寫速度有什么樣的影響? 有做過單片機和FPGA聯(lián)合(或DSP+FPGA)調(diào)試的大俠給予指點,多謝多謝! |
| 2樓: | >>參與討論 |
| 作者: yadog 于 2006/1/18 14:22:00 發(fā)布:
re 只有兩者的時序匹配時才能正常操作嘛 如果樓主做過fpga讀寫外部SRAM相信應(yīng)該有所了解的 每個器件都有時序要求的,至于你的fpga的時序是怎樣的取決與你如何設(shè)計這個時序 這樣的問題還是發(fā)edacn比較好 這里人比較少些 |
|
| 3樓: | >>參與討論 |
| 作者: 雷風 于 2006/1/18 21:56:00 發(fā)布:
最好用單時鐘 門控信號作為判斷條件 |
|
| 4樓: | >>參與討論 |
| 作者: robin.luo 于 2006/1/19 15:22:00 發(fā)布:
這有什么難的呀? 用單片機的讀寫信號作為FPGA的觸發(fā)和判斷時鐘,把寄存器內(nèi)部數(shù)據(jù)讀出來就可以了。 |
|
| 5樓: | >>參與討論 |
| 作者: 吳明詩 于 2006/1/20 16:59:00 發(fā)布:
雙口ram |
|
| 6樓: | >>參與討論 |
| 作者: ping2066 于 2006/1/23 11:20:00 發(fā)布:
拿快時鐘對慢時鐘的數(shù)據(jù)采樣的話。 只需要加兩個寄存器緩沖就可以拉,反過來就有點麻煩了! |
|
| 7樓: | >>參與討論 |
| 作者: csw533 于 2006/2/1 19:41:00 發(fā)布:
幫忙 各位大俠: 我在綁定管腳時出現(xiàn)了這個問題是怎么回事?GCK不能綁定在芯片的時鐘管腳上。 ERROR:Pack:1107 - Unable to combine the following symbols into a SINGLE IOB component: PAD symbol "GCK" (Pad Signal = GCK) BUF symbol "GCK_IBUF" (OUTPUT Signal = C2_OBUF) Each of the following constraints specifies an illegal physical site for a component of type IOB: Symbol "GCK" (LOC=P77) Please correct the constraints accordingly. |
|
|
|
| 免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |