|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
什么是LDO??? |
| 作者:wcy820611 欄目:電源技術(shù) |
什么是LDO??? |
| 2樓: | >>參與討論 |
| 作者: wcy820611 于 2005/12/21 17:54:00 發(fā)布:
找到了 低壓差線性穩(wěn)壓器LDO(Low Dropout Regulator) LDO 是一種線性穩(wěn)壓器。線性穩(wěn)壓器使用在其線性區(qū)域內(nèi)運(yùn)行的晶體管或 FET,從應(yīng)用的 輸入電壓中減去超額的電壓,產(chǎn)生經(jīng)過調(diào)節(jié)的輸出電壓。所謂壓降電壓,是指穩(wěn)壓器將輸出電 壓維持在其額定值上下 100mV 之內(nèi)所需的輸入電壓與輸出電壓差額的最小值。正輸出電壓的 LDO(低壓降)穩(wěn)壓器通常使用功率晶體管(也稱為傳遞設(shè)備)作為 PNP。這種晶體管允許飽 和,所以穩(wěn)壓器可以有一個非常低的壓降電壓,通常為 200mV 左右;與之相比,使用 NPN 復(fù)合電源晶體管的傳統(tǒng)線性穩(wěn)壓器的壓降為 2V 左右。負(fù)輸出 LDO 使用 NPN 作為它的傳遞 設(shè)備,其運(yùn)行模式與正輸出 LDO 的 PNP設(shè)備類似。 更新的發(fā)展使用 CMOS 功率晶體管,它能夠提供最低的壓降電壓。使用 CMOS,通過穩(wěn)壓器的 唯一電壓壓降是電源設(shè)備負(fù)載電流的 ON 電阻造成的。如果負(fù)載較小,這種方式產(chǎn)生的壓降 只有幾十毫伏。 |
|
|
|
| 免費(fèi)注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |