|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
再請教7128問題 |
| 作者:ma_jzit 欄目:EDA技術(shù) |
小弟接觸單片機(jī)多些,當(dāng)器件一上電單片機(jī)一些I/O就先復(fù)位(高或者低)然后再按程序配置置高或低,那cpld把程序下載到器件中,一上電I/O是否直接就按照程序配置成高或低,還是也需要很短時間的管教自動復(fù)位狀態(tài).懇請高人指點(diǎn)指點(diǎn). |
| 2樓: | >>參與討論 |
| 作者: peacewu 于 2005/8/18 12:47:00 發(fā)布:
CPLD一上電就是制定狀態(tài) 但是FPGA需要配置時間,從片外的配置芯片下載程序到FPGA中,這期間管腳是高阻態(tài) |
|
| 3樓: | >>參與討論 |
| 作者: EPM7128SLC 于 2005/8/20 20:54:00 發(fā)布:
EPM7128SLC 對樓上說的很對 |
|
|
|
| 免費(fèi)注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |