|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
圖形液晶顯示實(shí)驗(yàn)的問(wèn)題--周工,等待你的答復(fù) |
| 作者:lionq 欄目:ARM技術(shù) |
實(shí)驗(yàn)教程中說(shuō)在ads1.2 Fcclk=44.2368MHZ條件下通過(guò),但是我的板子卻通不過(guò),將Fcclk下降后可以實(shí)現(xiàn),為什么? * - 本貼最后修改時(shí)間:2005-2-21 10:17:36 修改者:lionq |
| 2樓: | >>參與討論 |
| 作者: zlgARM 于 2005/2/17 17:34:00 發(fā)布:
您對(duì)工程有作任何其它的修改嗎? 您是將程序放在外部RAM中還是外部FLASH中運(yùn)行呢? * - 本貼最后修改時(shí)間:2005-2-18 8:17:00 修改者:zlgARM |
|
| 3樓: | >>參與討論 |
| 作者: lionq 于 2005/2/18 9:46:00 發(fā)布:
補(bǔ)充 內(nèi)容是放在ram上面的,因?yàn)樵趯?shí)驗(yàn)步驟中提示要將jp6跳線設(shè)置位bank0_ram,bank1-flash的 |
|
| 4樓: | >>參與討論 |
| 作者: lionq 于 2005/2/21 10:18:00 發(fā)布:
。。。 周工!等待你的答復(fù)! |
|
| 5樓: | >>參與討論 |
| 作者: zlgarm 于 2005/2/22 9:07:00 發(fā)布:
re: 第3.33的液晶顯示實(shí)驗(yàn)程序是可以在Fcclk=44.2368MHZ條件下運(yùn)行的,光盤(pán)上的程序默認(rèn)就是這個(gè)配置(#define Fcclk (Fosc * 4) )。 液晶模塊的驅(qū)動(dòng)芯片型號(hào)是否是T6963C? 在JTAG調(diào)試程序時(shí),運(yùn)行是否有異常(如單步、全速、停止操作是否正確)? |
|
| 6樓: | >>參與討論 |
| 作者: lionq 于 2005/2/22 11:29:00 發(fā)布:
回答與提問(wèn) 驅(qū)動(dòng)芯片是T6963C 在jtag調(diào)試程序時(shí),各種運(yùn)行均不正常。 但是只要將fcclk下降到fosc*2就完全正常顯示,下降到fosc*3的時(shí)候,基本上都是正常顯示,但是有一些點(diǎn)顯示位置不對(duì)。 fcclk和液晶的顯示有什么聯(lián)系嗎? 液晶作為一個(gè)外設(shè)和fpclk有什么聯(lián)系呢?為什么我調(diào)整fpclk對(duì)液晶沒(méi)有影響呢? |
|
| 7樓: | >>參與討論 |
| 作者: zlgarm 于 2005/2/24 10:27:00 發(fā)布:
re: 對(duì)于響應(yīng)速度慢的液晶模塊,當(dāng)然要減慢操作速度(與Fcclk和EMC設(shè)置相關(guān))。 這可能與BCFG0設(shè)置有關(guān),在Startup.S文件中的ResetInit子程序中有BCFG0的設(shè)置,原來(lái)是設(shè)置Bank0的速度最快(BCFG0=0x10000400)?梢愿臑0x1000ffef,如下: ... LDR R0, =BCFG0 LDR R1, =0x1000ffef STR R1, [R0] LDR R0, =BCFG1 LDR R1, =0x1000ffef STR R1, [R0] ... |
|
|
|
| 免費(fèi)注冊(cè)為維庫(kù)電子開(kāi)發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號(hào) |