音影先锋亚洲天堂网|电影世界尽头的爱完整版播放|国产 熟女 91|高清无码免费观看欧美日韩|韩国一区二区三区黄色录像|美女亚洲加勒比在线|亚洲综合网 开心五月|7x成人在线入口|成人网站免费日韩毛片区|国产黄片?一级?二级?三级

登錄 免費注冊 首頁 | 行業(yè)黑名單 | 幫助
維庫電子市場網(wǎng)
技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng)
驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe

請教

作者:cwjable 欄目:EDA技術(shù)
請教
各位:
   大家好

   不知道著兩句定義的區(qū)別在什么地方:

    WREN        : in STD_LOGIC  := '1';


    WREN        : in STD_LOGIC ;


   非常感謝!

2樓: >>參與討論
picklas
re
看看書。
一個有 初值, 一個沒有。在仿真中效果不同


參與討論
昵稱:
討論內(nèi)容:
 
 
相關(guān)帖子
請教在ProtelDXP的原理圖庫中編輯某個管腳時,
用MAX+plus II 10.2 BASELINE能不能開發(fā)isp2032VE器件
IDE CONTROLLER
如果在Pspice中保存每次仿真的波形阿?
verilog中這種寫法可取嗎?高手解釋一下吧!
免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入


Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號