信息存儲器模塊的電路圖
出處:維庫電子市場網(wǎng) 發(fā)布于:2014-03-07 09:35:56 | 3839 次閱讀
由于ARM的讀寫速度很快,防止ARM訪問片外存儲單元出現(xiàn)“瓶頸”現(xiàn)象,應選用快速存儲器芯片,不需要ARM插入等待狀態(tài),只要將存儲器芯片的地址線、數(shù)據(jù)線與MC9328MX1的數(shù)據(jù)線、地址線相連,再輔以必要的控制信號和譯碼電路,就可以使ARM全速運行。在系統(tǒng)中,我們選用4片CY7C1049B-15 SRAM(512K X 8bits)用作信息存儲器,再附加上掉電保護電路,將其構(gòu)成1M字存儲單元。它在系統(tǒng)中分配的存儲地址為8000H-FFFFH單元(注:0000H-7FFFH為其它存儲用),故1M字存儲單元共可分成1M/32K=32個頁面。其中頁面寄存器利用可編程器件FPGA設計實現(xiàn)。信息存儲器模塊的電路圖如下圖所示。

版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。






![810電腦主板電路圖1[_]26](https://image.dzsc.com/diagram/2011/05/19/20110519180724141.jpg)
![810電腦主板電路圖2[_]12](https://image.dzsc.com/diagram/2011/05/19/20110519174923141.jpg)
![6OXT(1.0)電腦主板設計圖[_]03](https://image.dzsc.com/diagram/2011/05/19/20110519181422328.jpg)
![電腦主板電路圖810[_]35](https://image.dzsc.com/diagram/2011/05/19/20110519175114453.jpg)




