CMOS集成的邏輯門(mén)電路
出處:jwwhy 發(fā)布于:2011-08-25 18:01:02 | 2773 次閱讀

1. CMOS為英文Complementary Metal Oxide Semiconductor的簡(jiǎn)稱(chēng),譯為互補(bǔ)--金屬—氧化物—半導(dǎo)體存儲(chǔ)器。CMOS集成電路是將N溝道MOS晶體管和P溝道MOS晶體管同時(shí)用于一個(gè)集成電路中,成為組合二種溝道MOS管性能的更優(yōu)良的集成電路。
2.CMOS集成電路的主要優(yōu)點(diǎn):
(1)電源電壓范圍廣,可在+3V~+18V范圍內(nèi)正常運(yùn)行;
?。?)功耗低。相比之下,TTL器件的功耗則大得多;
?。?)輸入阻抗高,通常大于1010?,遠(yuǎn)高于TTL器件;
?。?)接近理想的傳輸特性,輸出高電平可達(dá)電源電壓的99.9%以上,低電平可達(dá)電源電壓的0.1%以下;
(5)扇出系數(shù)非常大,負(fù)載能力強(qiáng) CMOS電路是在前兩種電路的基礎(chǔ)上改進(jìn)和發(fā)展起來(lái)的,相比之下性能更優(yōu)。當(dāng)前,CMOS邏輯門(mén)電路是應(yīng)用較普遍的邏輯電路之一。
上一篇:TTL與或非門(mén)電子電路
下一篇:三極管非門(mén)電路電路圖
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LM317:高效構(gòu)建電壓源及電流源電路方案1
- 如何使用多相轉(zhuǎn)換器平衡電流2
- LTC4365 如何實(shí)現(xiàn)敏感電路過(guò)壓與反接保護(hù)3
- MOS 管邏輯電路五種門(mén)電路特性4
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡(jiǎn)介5
- 單鍵開(kāi)關(guān)機(jī)電路與輕觸開(kāi)關(guān)的創(chuàng)新設(shè)計(jì)解析6
- 二極管的恒壓降模型7
- MC34063電路計(jì)算公式及應(yīng)用講解8
- 3.3V - 1.8V 電平雙向轉(zhuǎn)換:多場(chǎng)景配置及獨(dú)特優(yōu)勢(shì)剖析9
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)10
- XR2206函數(shù)發(fā)生器
- MC34063電路計(jì)算公式及應(yīng)用講解
- 二極管的恒壓降模型
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡(jiǎn)介
- 如何使用多相轉(zhuǎn)換器平衡電流
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)
- LTC4365 如何實(shí)現(xiàn)敏感電路過(guò)壓與反接保護(hù)
- 單鍵開(kāi)關(guān)機(jī)電路與輕觸開(kāi)關(guān)的創(chuàng)新設(shè)計(jì)解析
- MOS 管邏輯電路五種門(mén)電路特性
- LM317:高效構(gòu)建電壓源及電流源電路方案














