PGA103的基本連接電路
出處:yaobao 發(fā)布于:2007-10-05 00:00:00 | 1805 次閱讀

如圖所示為PGA103電源和信號(hào)的基本連接電路,Vo=GVIN。信號(hào)VIN由④腳輸入,經(jīng)過(guò)放大后從⑦腳輸出。輸入和輸出都以地(③腳)為參考,③腳的接地電阻必須是低阻,以確保良好的增益度。例如,在增益G=100時(shí),若串聯(lián)接地電阻為0.1Ω,將造成增益度下降0.2%。數(shù)字輸入端可以直接接CMOS或TTL器件,數(shù)字輸入端A0、A1的不同編碼組合可以選擇增益1、10、100。當(dāng)A0=A1=1時(shí)為無(wú)效輸入,此時(shí)雖不會(huì)損壞器件,但是輸出為不確定狀態(tài)。當(dāng)編碼組合正確時(shí),輸出端立即恢復(fù)有效編碼選擇。
邏輯“0”指電壓為-5.6~0.8V,邏輯“1”為1.2V~V+。數(shù)字輸入端沒(méi)有鎖存,所以當(dāng)數(shù)字邏輯輸入發(fā)生變化時(shí),輸出端立即選擇相應(yīng)的增益。邏輯轉(zhuǎn)換時(shí)間約為0.5μs,這個(gè)響應(yīng)增益變化的時(shí)間等于轉(zhuǎn)換時(shí)間加上選擇增益后放大器輸出電壓的建立時(shí)間。在許多應(yīng)用場(chǎng)合,通過(guò)在PGA103輸入端外加鎖存器來(lái)鎖存增益控制信號(hào),隔離敏感的模擬電路與高速數(shù)據(jù)總線,以滿足模擬電路與快速數(shù)據(jù)總線連接的需求。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LM317:高效構(gòu)建電壓源及電流源電路方案1
- 如何使用多相轉(zhuǎn)換器平衡電流2
- LTC4365 如何實(shí)現(xiàn)敏感電路過(guò)壓與反接保護(hù)3
- MOS 管邏輯電路五種門(mén)電路特性4
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡(jiǎn)介5
- 單鍵開(kāi)關(guān)機(jī)電路與輕觸開(kāi)關(guān)的創(chuàng)新設(shè)計(jì)解析6
- 二極管的恒壓降模型7
- MC34063電路計(jì)算公式及應(yīng)用講解8
- 3.3V - 1.8V 電平雙向轉(zhuǎn)換:多場(chǎng)景配置及獨(dú)特優(yōu)勢(shì)剖析9
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)10
- XR2206函數(shù)發(fā)生器
- MC34063電路計(jì)算公式及應(yīng)用講解
- 二極管的恒壓降模型
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡(jiǎn)介
- 如何使用多相轉(zhuǎn)換器平衡電流
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)
- LTC4365 如何實(shí)現(xiàn)敏感電路過(guò)壓與反接保護(hù)
- 單鍵開(kāi)關(guān)機(jī)電路與輕觸開(kāi)關(guān)的創(chuàng)新設(shè)計(jì)解析
- MOS 管邏輯電路五種門(mén)電路特性
- LM317:高效構(gòu)建電壓源及電流源電路方案














