過零比較和相位比較電路原理圖
出處:jjpsl 發(fā)布于:2009-11-26 00:00:00 | 4338 次閱讀
現(xiàn)在常使用集成電路的鎖相環(huán)CD4046,是通用的CMOS鎖相環(huán)集成電路,其特點(diǎn)是電源電壓范圍寬(為3V-18V),輸入阻抗高(約100MΩ),動(dòng)態(tài)功耗小,在中心頻率f0為10kHz下功耗僅為600μW,屬微功耗器件。下圖是CD4046的引腳排列,采用 16 腳雙列直插式,各引腳功能如圖1所示。

1腳相位輸出端,環(huán)路入鎖時(shí)為高電平,環(huán)路失鎖時(shí)為低電平。2腳相位比較器Ⅰ的輸出端。3腳比較信號(hào)輸入端。13腳相位比較器Ⅱ的輸出端。14腳信號(hào)輸入端。對(duì)相位比較器Ⅱ而言,當(dāng)14腳的輸入信號(hào)比3腳的比較信號(hào)頻率低時(shí),輸出為邏輯“0”;反之則輸出邏輯“1”。
如果兩信號(hào)的頻率相同而相位不同,當(dāng)輸人信號(hào)的相位滯后于比較信號(hào)時(shí),相位比較器Ⅱ輸出的為正脈沖,當(dāng)相位超前時(shí)則輸出為負(fù)脈沖。在這兩種情況下,從1腳都有與上述正、負(fù)脈沖寬度相同的負(fù)脈沖產(chǎn)生。從相位比較器Ⅱ輸出的正、負(fù)脈沖的寬度均等于兩個(gè)輸入脈沖上升沿之間的相位差。而當(dāng)兩個(gè)輸入脈沖的頻率和相位均相同時(shí),相位比較器Ⅱ的輸出為高阻態(tài),則1腳輸出高電平。上述波形如圖2.13所示。由此可見,從1腳輸出信號(hào)是負(fù)脈沖還是固定高電平就可以判斷兩個(gè)輸入信號(hào)的情況了。

圖2 比較器輸出波形圖
上一篇:高速電壓跟隨器電路圖
下一篇:直流調(diào)壓電路圖
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LM317:高效構(gòu)建電壓源及電流源電路方案1
- 如何使用多相轉(zhuǎn)換器平衡電流2
- LTC4365 如何實(shí)現(xiàn)敏感電路過壓與反接保護(hù)3
- MOS 管邏輯電路五種門電路特性4
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡(jiǎn)介5
- 單鍵開關(guān)機(jī)電路與輕觸開關(guān)的創(chuàng)新設(shè)計(jì)解析6
- 二極管的恒壓降模型7
- MC34063電路計(jì)算公式及應(yīng)用講解8
- 3.3V - 1.8V 電平雙向轉(zhuǎn)換:多場(chǎng)景配置及獨(dú)特優(yōu)勢(shì)剖析9
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)10














