邏輯高低電平LED數(shù)顯器電路圖
出處:lseek 發(fā)布于:2009-10-16 00:00:00 | 2899 次閱讀
電路組成和工作原理在圖I電路中,IC 1(N1和N2)是一6反相器7404,這里僅用了其中的兩個(gè)反相器。IC2及其相關(guān)電路組成雙穩(wěn)態(tài)電路。開關(guān)S1組成555雙穩(wěn)態(tài)的復(fù)位電路。LED1、LED2是兩只共陽的數(shù)碼管。反相器Nl的輸人端通過電位器RP接入探針,測(cè)試邏輯電路時(shí),只需將探針與地端接觸邏輯電路的某個(gè)引腳和對(duì)地,即可由LED1、LED2顯示出被測(cè)電路的高電平H(LED1指示)和低電平L(LED2指示),所以使用十分方便。
常用邏輯電路的輸出Q>一般定義是低電平小于0.2--0.4V ;高電平在3.4-5V之間(即是探針的輸入電壓)。根據(jù)上述定義可以調(diào)節(jié)輸入電位器RP的中心位置。開關(guān)S1是雙穩(wěn)態(tài)的復(fù)位開關(guān),使用前可按一下S1,此時(shí)雙穩(wěn)態(tài)復(fù)位,其輸出端③腳處于高或低電平(由探針電壓決定)。
測(cè)試時(shí),當(dāng)探針測(cè)試處于低電平(或地電平)時(shí),低電平信號(hào)經(jīng)反相器N1、N2兩次反相后送到雙穩(wěn)態(tài)的②、⑥腳仍為低電平,此時(shí)雙穩(wěn)態(tài)的觸發(fā)端②腳電壓低于1/3x5V=1.7V,這時(shí)IC2輸出的③腳為高電平。由圖看出:因LEDI、 LED2是共陽的,LED1截止,LED2工作,按LED2的筆段f,e,d點(diǎn)亮顯示為"L_;當(dāng)探針測(cè)試處于高電平時(shí),同理IC2的輸人②、⑥腳為高電平,555的②腳為2/3 x5 V=3.3 V,此時(shí)IC2的③腳輸出低電平,LED2截止,LED1導(dǎo)通,對(duì)應(yīng)筆段b,c,e,f和g點(diǎn)亮顯示為H。
為了幫助讀者更能理解LED的共陽連接方式,特繪出圖2的LED結(jié)構(gòu)和引腳圖。根據(jù)圖1電路,對(duì)應(yīng)圖1的LED1、LED2,就更易理解其"H"、"L"顯示的方式。
圖1 LED數(shù)顯器電路圖和引腳圖

版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LM317:高效構(gòu)建電壓源及電流源電路方案1
- 如何使用多相轉(zhuǎn)換器平衡電流2
- LTC4365 如何實(shí)現(xiàn)敏感電路過壓與反接保護(hù)3
- MOS 管邏輯電路五種門電路特性4
- 點(diǎn)動(dòng)正轉(zhuǎn)控制電路簡(jiǎn)介5
- 單鍵開關(guān)機(jī)電路與輕觸開關(guān)的創(chuàng)新設(shè)計(jì)解析6
- 二極管的恒壓降模型7
- MC34063電路計(jì)算公式及應(yīng)用講解8
- 3.3V - 1.8V 電平雙向轉(zhuǎn)換:多場(chǎng)景配置及獨(dú)特優(yōu)勢(shì)剖析9
- 液晶電視機(jī)電路結(jié)構(gòu)的關(guān)鍵要點(diǎn)10














