|
|||||||||||
AD9481 |
AD9481 的PDF資料下載,1800989K |
其他型號 |
| AD9481的供應(yīng)商: |
聯(lián)系人:詹小姐 電話:0755-83797351 |
聯(lián)系人:張先生/雷小姐 電話:15814679726/0755-83795896 |
聯(lián)系人:朱先生/李小姐 電話:0755-83325286/0755-83326422 |
聯(lián)系人:陳小姐 電話:0755-23995374 |
|
| >>更多供應(yīng)商 | |||||
基于AD9481芯片的毫米波雷達(dá)信號采樣系統(tǒng)設(shè)計(jì)
王元中
![]() |
|---|
雷達(dá)I、Q通道回波信號輸入采樣系統(tǒng)后,先經(jīng)過運(yùn)放AD8138變?yōu)椴蓸有酒珹D9481需要的差分輸入信號,220MHz的采樣時(shí)鐘經(jīng)過2分頻后分別輸入兩個(gè)AD9481,AD9481對輸入信號進(jìn)行AD變換后,即以110MHz時(shí)鐘分兩路輸出相反的時(shí)鐘信號,并在CPLD控制下經(jīng)過鎖存寫入兩路 FIFO。由于每路輸出數(shù)據(jù)是8bit,因此,對于I、Q通道的采樣數(shù)據(jù)在其從FIFO輸出后應(yīng)經(jīng)過CPLD將兩路數(shù)據(jù)合并成16bit,然后再通過 CPCI總線的J4接口輸入到雷達(dá)信號處理系統(tǒng),同時(shí)通過S5933輸入到PCI總線,其中向PCI總線的傳輸主要是為了調(diào)試過程中的數(shù)據(jù)控制。
雙通道高速采樣同步時(shí)序控制設(shè)計(jì)
圖2 所示是AD9481的工作時(shí)序,從圖中可以看出,其DCO時(shí)鐘是互相反相的,DCO-時(shí)鐘對應(yīng)的數(shù)據(jù)輸出通道是A通道,DCO+時(shí)鐘對應(yīng)的通道是B通道,對于采集時(shí)鐘信號來說,B通道的數(shù)據(jù)要比A通道的數(shù)據(jù)晚一個(gè)周期,而對于輸出的DCO時(shí)鐘來說,B通道的數(shù)據(jù)要比A通道晚半個(gè)周期。由于數(shù)據(jù)是交叉式輸出的,其順序不會(huì)改變,因此,對于雙通道數(shù)字采樣的同步問題,可以由后端不同通道的FIFO緩存來實(shí)現(xiàn)數(shù)據(jù)的排序。
![]() |
|---|
本系統(tǒng)中的兩個(gè)AD9481分4個(gè)通道輸出數(shù)據(jù),為了配合CPLD控制FIFO來實(shí)現(xiàn)輸出數(shù)據(jù)的同步,輸出的8bit數(shù)據(jù)應(yīng)先經(jīng)過鎖存器 74LVT574,然后進(jìn)入各自通道的FIFO來實(shí)現(xiàn)存儲(chǔ),AD9481的輸出時(shí)鐘DCO可經(jīng)過異或門74VCX86加到各自通道的FIFO上,其連接結(jié)構(gòu)如圖3所示。
![]() |
|---|
對于每一路采樣系統(tǒng),將DCO-和CPLD輸出的鎖存有效信號相異或,便可得到輸出A通道鎖存74LVT574的輸入時(shí)鐘,而將DCO+和CPLD 輸出的鎖存有效信號相異或,就可以得到輸出B通道鎖存74LVT574的輸入時(shí)鐘,將DCO-和CPLD輸出的FIFO有效信號相異或,即可得到輸出A通道FIFO的寫入時(shí)鐘,DCO+和CPLD輸出的FIFO有效信號相異或,就會(huì)得到輸出B通道FIFO的寫入時(shí)鐘,采用這樣的設(shè)計(jì),只需更改CPLD輸出的有效信號就可以控制每一路時(shí)鐘和數(shù)據(jù)的傳輸狀態(tài),并可充分利用CPLD便于更改程序的優(yōu)勢來控制兩路采集的同步,從而方便設(shè)計(jì)過程中的調(diào)試。
整個(gè)雙通道數(shù)字采樣的邏輯控制可由一片Altera公司生產(chǎn)的MAX3000系列CPLD完成,其型號為EPM3256-10,速度為10ns。
事實(shí)上,系統(tǒng)的邏輯控制主要用于完成以下功能:
◆ 完成S5933的啟動(dòng)及配置;
◆ 通過控制AD9481的DS信號,來實(shí)現(xiàn)對采集過程的控制;
◆ 通過控制4個(gè)通道中的鎖存和異或門,來實(shí)現(xiàn)對采集過程中單通道內(nèi)部和雙通道數(shù)據(jù)之間的同步控制;
◆ 通過控制FIFO的寫使能和寫時(shí)鐘,實(shí)現(xiàn)對FIFO狀態(tài)及傳輸數(shù)據(jù)的控制;
◆ 在4個(gè)FIFO的輸出端完成雙通道中8bit數(shù)據(jù)合成16bit數(shù)據(jù)的工作;
◆ 在4個(gè)FIFO的輸出端,通過對FIFO讀時(shí)鐘和讀使能的控制,來在I、Q各自通道內(nèi)完成A、B端口FIFO數(shù)據(jù)的交叉讀取,并保證輸出數(shù)據(jù)的正確順序;
◆ 完成合成16bit數(shù)據(jù)向J4接口或CPCI總線的傳輸;
◆ 由雷達(dá)接收機(jī)發(fā)出4KHz的推移信號,按期對AD9481進(jìn)行使能并清空4個(gè)FIFO;
CPLD的控制邏輯可由狀態(tài)機(jī)實(shí)現(xiàn),其邏輯結(jié)構(gòu)如圖4、圖5和圖6所示。
![]() |
|---|
![]() |
![]() |
在AD控制的邏輯狀態(tài)機(jī)中,rday、ddav通過使能可產(chǎn)生rclk和dclk信號,rclk和dclk兩個(gè)信號均為20MHz,相差為360 度,且通過使能產(chǎn)生的FIFO使能信號,為低電平有效,保持時(shí)間為50ns五,也就是頻率為20MHz的信號,A口FIFO與B口FIFO的讀使能信號完全反相,但讀時(shí)鐘相同,實(shí)際上,dclk比rclk晚一個(gè)周期。
在數(shù)字采樣的FIFO傳輸時(shí),為了后端信號處理得方便,可在每幀數(shù)據(jù)上附加幀頭:“0x90EB EB90”,這樣可以明確表明幀的起始位置,防止錯(cuò)誤數(shù)據(jù)影響后端信號的處理流程,這些信號的脈寬、分頻、計(jì)數(shù)命令和狀態(tài)、時(shí)延命令都是16bit的,均可在兩個(gè)時(shí)鐘周期內(nèi)傳輸完畢,并可用于表明數(shù)據(jù)傳輸和雷達(dá)工作的狀態(tài)。
結(jié)束語
在系統(tǒng)設(shè)計(jì)完成后,可首先采用正弦曲線擬合法對ADC的動(dòng)態(tài)性能進(jìn)行測試,筆者的測試結(jié)果和理想的正弦曲線相比,其誤差在較大點(diǎn)數(shù)的采樣后趨于平穩(wěn),誤差為10 -4V級別,可以認(rèn)為,采集系統(tǒng)的精度是很高的。此后,筆者又采用FFT方法對ADC系統(tǒng)的頻域性能進(jìn)行了測試,測試結(jié)果表明,雙通道數(shù)字采樣系統(tǒng)具有較好的信噪比和有效位數(shù),此外,在雙通道數(shù)字采樣的測試中筆者還對雷達(dá)的發(fā)射波形進(jìn)行了采樣,雷達(dá)發(fā)射波頻率從100MHz逐漸降低到0MHz,然后從 0MHz再上升到100MHz,采樣結(jié)果表明,本系統(tǒng)的數(shù)字采樣具有良好的采樣性能。
|
|||
|
|
|
© 2026 維庫電子市場網(wǎng)(m.58mhw.cn) 版權(quán)所有 經(jīng)營許可證編號:浙B2-20050339 版權(quán)聲明
二十一年專注打造優(yōu)質(zhì)電子元器件采購網(wǎng)、IC交易平臺(tái)。 |